软考中级软件设计师软件设计师 每日一练9之二




摘要:对于【软件设计师】软考考试而言,试题无疑是最重要的学习资料之一。在软考备考过程中,吃透试题、掌握试题所考知识点、熟悉试题的出题思路,对我们提升分数的效果是最明显的,通过对试题的反复练习,还可以查漏补缺。今天,给大家带来【软件设计师 每日一练9】部分试题的详解,一起来看看吧~1、某系统由下图所示的冗余部件构成。若每个部件的千小时可靠度都为 R ,则该系 统的千小时可靠度为

1、某系统由下图所示的冗余部件构成。若每个部件的千小时可靠度都为 R ,则该系 统的千小时可靠度为( )。
A、 (1-R3)(1-R2)
B、 (1-(1-R)^3)(1-(1-R)^2)
C、 (1-R3)+(1-R2)
D、 (1-(1-R)3)+(1-(1-R)2)
答案:B
答题解析:
串联系统可靠性公式为:R=R1×R2×...×Rn
并联系统可靠性公式为:R=1-(1-R1)×(1-R2)×...×(1-Rn)
2、己知数据信息为 16 位,最少应附加( )位校验位,才能实现海明码纠错。
A、 3
B、 4
C、 5
D、 6
答案:C
答题解析:
在海明码中,用K代表其中有效信息位数,r表示添加的校验码位,它们之间的关系应满足:2^r>=K+r+1=N。
本题中K=16,则要求2^r>=16+r+1,根据计算可以得知r的最小值为5。
3、以下关于Cache (高速缓冲存储器)的叙述中,不正确的是( )
A、 Cache 的设置扩大了主存的容量
B、 Cache 的内容是主存部分内容的拷贝
C、 Cache 的命中率并不随其容量增大线性地提高
D、 Cache 位于主存与 CPU 之间
答案:A
答题解析:
Cache存储器用来存放主存的部分拷贝(副本)。它是按照程序的局部性原理选取出来的最常使用或不久将来仍将使用的内容。
本题考查计算机组成原理中的高速缓存基础知识。高速缓存Cache有如下特点:它位于CPU和主存之间,由硬件实现;容量小,一般在几KB到几MB之间;速度一般比主存快5到10倍,由快速半导体存储器制成;其内容是主存内容的副本(所以Cache无法扩大主存的容量),对程序员来说是透明的;Cache既可存放程序又可存放数据。Cache存储器用来存放主存的部分拷贝(副本)。控制部分的功能是:判断CPU要访问的信息是否在Cache存储器中,若在即为命中,若不在则没有命中。命中时直接对 Cache存储器寻址。未命中时,若是读取操作,则从主存中读取数据,并按照确定的替换原则把该数据写入Cache存储器中:若是写入操作,则将数据写入主存即可。
查看完整试题>>>
软考资料: 2024年软考论文范文> 软考考试核心重点难点汇总> 查看更多>
备考刷题:章节练习+每日一练> 软考历年试题+模拟题>查看更多>