当前位置: 首页icon 51CTO软考 > 软考资讯 >考试科目 >2019年5月软件设计师考试模拟题上午(一)之三

2019年5月软件设计师考试模拟题上午(一)之三

作者:mb62678baacf7372023-12-26 01:00:13
备考咨询 刷题指导
添加专属学姐
下载资料 2024上半年软考备考资料+考试大纲
下载按钮 下载
引号

摘要:对于【软件设计师】软考考试而言,试题无疑是最重要的学习资料之一。在软考备考过程中,吃透试题、掌握试题所考知识点、熟悉试题的出题思路,对我们提升分数的效果是最明显的,通过对试题的反复练习,还可以查漏补缺。今天,给大家带来【2019年5月软件设计师考试模拟题上午(一)】部分试题的详解,一起来看看吧~1、下面关于计算机Cache的论述中,不正确的是 ( ) 。A、 Cache

引号
摘要:对于【软件设计师】软考考试而言,试题无疑是最重要的学习资料之一。在软考备考过程中,吃透试题、掌握试题所考知识点、熟悉试题的出题思路,对我们提升分数的效果是最明显的,通过对试题的反复练习,还可以查漏补缺。今天,给大家带来【2019年5月软件设计师考试模拟题上午(一)】部分试题的详解,一起来看看吧~



1、下面关于计算机Cache的论述中,不正确的是 ( ) 。
A、 Cache是一种介于主存和辅存之间的存储器,用于主辅存之间的缓冲存储
B、 如果访问 Cache 不命中,则用从内存中取到的字节代替 Cache 中最近访问过的字节
C、 Cache的命中率必须很高,一般要达到90%以上
D、 Cache中的信息必须与主存中的信息时刻保持一致

答案:A
答题解析:

Cache是一种介于主存和微处理器(CPU)之间的高速存储器,用于主存和CPU之间的缓冲存储。其命中率必须很高,一般要达到90%~95%以上,才能使访存的速度跟得上CPU的速度。 在CPU和Cache之间通常一次传送一个字块,字块的长度是一个主存周期内能调出的信息的长度。如果访问Cache不命中,则用从主存中取到的字节代替Cache中较少访问过的字节,即同时送CPU和Cache,下次就可以从Cache中读出需要的信息了。

当cache存储器产生了一次访问未命中之后,相应的数据应同时读入CPU和cache。但是当cache已存满数据后,新数据必须淘汰cache中的某些旧数据。最常用的淘汰首法有随机淘汰法、先进先出法(FIFO)和近期最少使用淘汰法(LRU)。因为需要保证缓存在cache中的数据与主存中的内容一致。



2、cache存储器一般采用(  )存储器件构成。
A、DRAM
B、SRAM
C、ROM
D、NVRAM

答案:B
答题解析:cache存储器一般采用静态随机访问存储器(SRAM)技术,这种存储器的速度比动态RAM快,能够跟得上CPU的要求,弥合了CPU和主存之间的速度差距。

3、某计算机系统中的进程管理采用三态模型,那么下图所示的PCB(进程控制块)的组织方式采用(请作答此空),图中( )。
A、顺序方式
B、链接方式
C、索引方式
D、Hash

答案:C
答题解析:

进程控制块PCB的组织方式如下。

(1) 线性表方式:不论进程的状态如何,将所有的PCB连续地存放在内存的系统区,这种方式适用于系统中进程数目不多的情况。

(2) 索引表方式:该方式是线性表方式的改进,系统按照进程的状态分别建立就绪索引表、阻塞索引表等。

(3) 链接表方式:系统按照进程的状态将进程的PCB组成队列,从而形成就绪队列、阻塞队列、运行队列等。

运行进程为PCB1、PCB3;就绪进程为PCB2、PCB4、PCB5;阻塞进程为PCB6、PCB7、PCB8、PCB9。



查看完整试题>>>


免费刷题报考资讯 机考模拟 学习群